Разделы презентаций


Элементы и Логические Схемы

Пояснения к схеме OR: положительный импульс на выходе возникает при появлении положительного импульса на любом {а, Ь,с) входе, так как внутреннее сопротивление диода в прямом направлении мало (много меньше R). Пояснения

Слайды и текст этой презентации

Слайд 1Электронные и логические схемы некоторых базовых компонентов компьютера '
Логические операции OR (И), AND

(ИЛИ) ,NOT (НЕ) довольно просто технически выполняются на любых системах

элементов: и на электронных лампах, и на дискретных полупроводниковых элементах, и в интегральных схемах. Существуют многочисленные справочники, позволяющие выбрать подходящий вариант их технической реализации.
Здесь и далее будем считать, что «1» представляется наличием положительного импульса, а «0» — его отсутствием.
Простейшие принципиальные электрические схемы OR и AND(ИЛИ) на резисторно-диодных элементах и схема NOT на биполярных транзисторах показаны на рис. 6.7, а, б, в соответственно.
Электронные и логические схемы некоторых базовых компонентов компьютера	'Логические операции OR (И), AND (ИЛИ) ,NOT (НЕ) довольно просто

Слайд 2Пояснения к схеме OR: положительный импульс на выходе возникает при

появлении положительного импульса на любом {а, Ь,с) входе, так как

внутреннее сопротивление диода в прямом направлении мало (много меньше R). Пояснения к схеме AND: положительный импульс на выходе возникает только при одновременном наличии положительных импульсов на всех трех (а, Ь, с) входах. При отсутствии хотя бы одного входного импульса соответствующий ему диод будет открыт и замкнет питающее напряжение +Е через внутренние сопротивления диода и источника входного сигнала (они много меньше R) на «землю».

Пояснения к схеме OR: положительный импульс на выходе возникает при появлении положительного импульса на любом {а, Ь,с)

Слайд 3На рис. 6.8 показана схема NOT (НЕ) на полевых КМОП-транзисторах

транзисторно-транзисторной технологии.
Пояснение к схеме NOT: при подаче положительного импульса на

вход (а) транзистор T1 с каналом р-типа запирается, а транзистор Т2 с каналом n-типа открывается и на выходе (b) появляется отрицательный импульс. На рис. 6.9 показана комплементарная схема NAND (И-НЕ) на полевых транзисторах, выполненная по транзисторно-транзисторной технологии.




р - тип

n - тип

На рис. 6.8 показана схема NOT (НЕ) на полевых КМОП-транзисторах транзисторно-транзисторной технологии.Пояснение к схеме NOT: при подаче

Слайд 6Триггер
Если триггер находится в состоянии «О», то у него на

выходе q «высокое» напря­жение (порядка нескольких вольт или даже меньше),

на выходе q «низкое» (обычно нулевое) напряжение, если триггер находится в состоянии «О», то на­пряжения распределены наоборот.
Триггера могут иметь раздельные входы:
R (Reset) — вход установки «О»;
S (Set) — вход установки «1».
Каждый вход устанавливает триггер в соответствующее состояние, такие триггеры часто называют R-S-триггерами.
Триггеры могут иметь счетный вход Т (toggle, релаксатор), очередной импульс «1» на счетном входе изменит состояние триггера. Такие триггеры часто называют Т-триггерами.
Триггер, установленный в какое либо состояние, сохраняет его до тех пор, пока импульс, поданный на один из входов, не изменит это состояние.
Логические схемы R-S- и Т-триггера показаны на рис. 6.11.

ТриггерЕсли триггер находится в состоянии «О», то у него на выходе q «высокое» напря­жение (порядка нескольких вольт

Слайд 9jk  и счётный ( Т – триггер)
Прежде чем начать изучение

jk триггера, вспомним принципы работы RS-триггера. Напомню, что в этом триггере

есть запрещённые комбинации входных сигналов. Одновременная подача единичных сигналов на входы R и S запрещены. Очень хотелось бы избавиться от этой неприятной ситуации.
Таблица истинности jk триггера практически совпадает с таблицей истинности синхронного RS-триггера. Для того чтобы исключить запрещённое состояние, схема триггера изменена таким образом, что при подаче двух единиц jk триггер превращается в счётный триггер. Это означает, что при подаче на тактовый вход C импульсов jk триггер изменяет своё состояние на противоположное. Таблица истинности jk триггера приведена в таблице 1.

jk  и счётный ( Т – триггер)Прежде чем начать изучение jk триггера, вспомним принципы работы RS-триггера. Напомню, что

Слайд 10Таблица 1. Таблица истинности jk триггера.

Таблица 1. Таблица истинности jk триггера.

Слайд 11Один из вариантов внутренней схемы JK-триггера приведен на рисунке 1.
Рис. 1. Внутренняя

схема jk триггера

Для реализации счетного режима в схеме jk триггера, приведенной

на рисунке 1, введена перекрестная обратная связь с выходов второго триггера на входы R и S первого триггера. Благодаря этой обратной связи на входах R и S первого триггера никогда не может возникнуть запрещенная комбинация. При подаче на входы j и k логической единицы одновременно триггер переходит в счетный режим, подобно T триггеру.

Один из вариантов внутренней схемы JK-триггера приведен на рисунке 1. Рис. 1. Внутренняя схема jk триггера Для реализации счетного режима

Обратная связь

Если не удалось найти и скачать доклад-презентацию, Вы можете заказать его на нашем сайте. Мы постараемся найти нужный Вам материал и отправим по электронной почте. Не стесняйтесь обращаться к нам, если у вас возникли вопросы или пожелания:

Email: Нажмите что бы посмотреть 

Что такое TheSlide.ru?

Это сайт презентации, докладов, проектов в PowerPoint. Здесь удобно  хранить и делиться своими презентациями с другими пользователями.


Для правообладателей

Яндекс.Метрика