Разделы презентаций


Лекция 4

Содержание

www.themegallery.comБазовые устройстваЗапоминающие устройстваПоследовательностные схемыКомбинационные схемыБазовые логические элементыТранзисторБаза для разработкицифровыхустройствИнтерфейсные схемыТриггерыГенераторы и формирователиПреобразователи сигналов

Слайды и текст этой презентации

Слайд 1www.themegallery.com
Лекция 4
Схемотехнические основы построения цифровых устройств

www.themegallery.comЛекция 4Схемотехнические основы построения цифровых устройств

Слайд 2www.themegallery.com
Базовые устройства
Запоминающие устройства
Последовательностные схемы
Комбинационные схемы
Базовые логические элементы
Транзистор
База для
разработки
цифровых
устройств

Интерфейсные схемы
Триггеры
Генераторы

и формирователи
Преобразователи сигналов

www.themegallery.comБазовые устройстваЗапоминающие устройстваПоследовательностные схемыКомбинационные схемыБазовые логические элементыТранзисторБаза для разработкицифровыхустройствИнтерфейсные схемыТриггерыГенераторы и формирователиПреобразователи сигналов

Слайд 3www.themegallery.com
Условное обозначение ЛЭ
&
Обозначение функции
Инверсия
И, ИЛИ, НЕ – базис элементов нагляден

для восприятия
И-НЕ - функция Шефера
ИЛИ-НЕ - функция Пирса
Основные

рабочие базисы
www.themegallery.comУсловное обозначение ЛЭ&Обозначение функцииИнверсияИ, ИЛИ, НЕ – базис элементов нагляден для восприятияИ-НЕ - функция Шефера  ИЛИ-НЕ

Слайд 4www.themegallery.com
Обозначения логических элементов

www.themegallery.comОбозначения логических элементов

Слайд 5www.themegallery.com
Сигналы отображающие логические переменные
БИТ 1

0
H (High) L

(Low)

При переходе от логических сигналов к электрическим необходимо
установить правила соответствия:
- положительной логики;
- отрицательной логики

Положительная логика

www.themegallery.comСигналы отображающие логические переменныеБИТ   1         0

Слайд 6www.themegallery.com
Учет задержек в логических схемах
Быстродействие в ЛЭ напрямую связана с

задержкой сигналов ЛЭ и связях между ними. Особенно это проявляется

с уменьшением технологических норм. 70-80% от общей задержки - это задержки в ЛЭ и в линиях связи.

Существуют грубые оценки задержки, и точные расчеты.

www.themegallery.comУчет задержек в логических схемахБыстродействие в ЛЭ напрямую связана с задержкой сигналов ЛЭ и связях между ними.

Слайд 7www.themegallery.com
Статические параметры ЛЭ
Напряжение питания

С определенным допуском
Четыре значения напряжений, задающих границы

зон переменных О или 1
На входе ЛЭ
На выходе ЛЭ
Статическая помехоустойчивость:
-

Для уровня логической единицы допустимая
- Для уровня логического нуля допустимая
www.themegallery.comСтатические параметры ЛЭНапряжение питанияС определенным допускомЧетыре значения напряжений, задающих границы зон переменных О или 1На входе ЛЭНа

Слайд 8www.themegallery.com
Токовые статические параметры ЛЭ
Ток потребляемый по входу при вх=1
Ток потребляемый

по входу при вх=0
Ток потребляемый по выходу при вых=1
Ток потребляемый

по выходу при вых=0

Например: для КМОП ЛЭ ток вых.1= току вых.0
для ТТЛШ ЛЭ ток вых.1 в 20 раз меньше тока вых.0

www.themegallery.comТоковые статические параметры ЛЭТок потребляемый по входу при вх=1Ток потребляемый по входу при вх=0Ток потребляемый по выходу

Слайд 9www.themegallery.com
Нагрузочная способность ЛЭ
Это количество ЛЭ, которые можно подключить одному выходу

ЛЭ.

Иногда применяют термин:
Разветвление по выходу
Объединение по входу

www.themegallery.comНагрузочная способность ЛЭЭто количество ЛЭ, которые можно подключить одному выходу ЛЭ.Иногда применяют термин:Разветвление по выходуОбъединение по входу

Слайд 10www.themegallery.com
Быстродействие цифровых схем
Скорость перехода из одного состояния в другое. Определяется

задержками в элементе и цепях соединения.
Коэффициент определяется
серией микросхемы
Фактическая
Номинальная по справ.

www.themegallery.comБыстродействие цифровых схемСкорость перехода из одного состояния в другое. Определяется задержками в элементе и цепях соединения.Коэффициент определяетсясерией

Слайд 11www.themegallery.com
Мощность потребления ЛЭ
В справочниках обычно указывается значение тока потребляемого микросхемой

– I потр. * U пит.= P
Мощность ЛЭ делят на

статическую и динамическую

Рст. – мощность потребляемая в пассивном состоянии.
Рдин. – мощность потребляемая при переключении.

Рст. делится на Рст. 0 и Рст. 1 Рст.
и расчитывается Рст. =(Рст.0 + Рст.1)/2

Р = Рст. + Рдин.

www.themegallery.comМощность потребления ЛЭВ справочниках обычно указывается значение тока потребляемого микросхемой – I потр. * U пит.= PМощность

Слайд 12www.themegallery.com
Мощность потребления ЛЭ при нанометровых технологиях
Статическая мощность соизмерима с динамической

www.themegallery.comМощность потребления ЛЭ при нанометровых технологияхСтатическая мощность соизмерима с динамической

Слайд 13www.themegallery.com
Формула оценки динамической мощности
Перепад логического уровня
Частота сигналов на входе и

выходе
Число переключаемых выходов
Емкость нагрузки
Внутренняя емкость схемы

www.themegallery.comФормула оценки динамической мощностиПерепад логического уровняЧастота сигналов на входе и выходеЧисло переключаемых выходовЕмкость нагрузкиВнутренняя емкость схемы

Слайд 14www.themegallery.com
Параметры ЛЭ ТТЛ

www.themegallery.comПараметры ЛЭ ТТЛ

Слайд 15www.themegallery.com
Параметры ЛЭ ТТЛ
К134
4И-НЕ

www.themegallery.comПараметры ЛЭ ТТЛК1344И-НЕ

Слайд 16www.themegallery.com
Логический элемент как основа интегральных схем

www.themegallery.comЛогический элемент как основа интегральных схем

Слайд 17www.themegallery.com
Пример интегрального исполнения ЛЭ

www.themegallery.comПример интегрального исполнения ЛЭ

Слайд 18www.themegallery.com
Пример интегрального исполнения ЛЭ

www.themegallery.comПример интегрального исполнения ЛЭ

Слайд 19www.themegallery.com
Параметры ЛЭ КМОП
2И-НЕ

www.themegallery.comПараметры ЛЭ КМОП2И-НЕ

Слайд 20www.themegallery.com
Типы выходов цифровых элементов
Логические;
С третьим состоянием;
Открытые (с открытым стоком или

коллектором).
Применение объясняется различными условиями работы элементов
в логических цепях, магистральных

системах.
www.themegallery.comТипы выходов цифровых элементовЛогические;С третьим состоянием;Открытые (с открытым стоком или коллектором).Применение объясняется различными условиями работы элементов в

Слайд 21www.themegallery.com
Логический выход
Хорошо, когда он имеет малое сопротивление и способен развивать

большие токи для перезарядки емкостных нагрузок.
Особенность – их нельзя соединять

параллельно !!!

Неопределенность
выхода в переходном
состоянии

Импульс тока
в переходном
режиме

www.themegallery.comЛогический выходХорошо, когда он имеет малое сопротивление и способен развивать большие токи для перезарядки емкостных нагрузок.Особенность –

Слайд 22www.themegallery.com
Выход с тремя состояниями
Позволяют использовать одну линию связи
несколькими ЛЭ, сохраняют

достоинства обычных логических выходов: быстродействие и высокая нагрузочная способность.
MUX
x1
xn
a1
an
out
inp
выбор
Применение мультиплексора

www.themegallery.comВыход с тремя состояниямиПозволяют использовать одну линию связинесколькими ЛЭ, сохраняют достоинства обычных логических выходов: быстродействие и высокая

Слайд 23www.themegallery.com
Открытые выходы
Требуется подключение внешних резисторов для исключения плавающего состояния выхода.
Реализуется

схема монтажной логики – высокое напряжение на выходе возникает только

при запирании всех транзисторов.
Может заменить схему с тремя состояниями при работе на магистраль – вместо сигнала ОЕ используют один из входов.

Достоинства – защищенность
от повреждений при ошибках
Управления.
Недостаток – большая
задержка переключения.

Обозначение

www.themegallery.comОткрытые выходыТребуется подключение внешних резисторов для исключения плавающего состояния выхода.Реализуется схема монтажной логики – высокое напряжение на

Слайд 24www.themegallery.com
Комбинационные схемы
КС - это схемы без элементов памяти
3. Мультиплексоры
4. Демультиплексоры.
1.

Дешифраторы
2. Шифраторы
КС
х1
хn
y1
yn
5. Сумматоры.
6. АЛУ.
7. Компараторы

www.themegallery.comКомбинационные схемыКС - это схемы без элементов памяти3. Мультиплексоры4. Демультиплексоры.1. Дешифраторы2. ШифраторыКСх1хny1yn5. Сумматоры.6. АЛУ.7. Компараторы

Слайд 25www.themegallery.com
Дешифратор
Это устройство, при подаче на вход которого определенного кода,

на выходе
активируется определенная выходная шина.
Дешифрация – это реакция схемы на

определенную кодовую комбинацию

Маркировка - DC

www.themegallery.comДешифратор Это устройство, при подаче на вход которого определенного кода, на выходеактивируется определенная выходная шина.Дешифрация – это

Слайд 26www.themegallery.com
Пример интегрального исполнения дешифратора
DC
Схема внутренней логики
Двухканальный дешифратор
комбинации двух входов в

один из
Четырех выходов.
00 – 0111
10 – 1011
01 – 1101
11 --

1110

www.themegallery.comПример интегрального исполнения дешифратораDCСхема внутренней логикиДвухканальный дешифраторкомбинации двух входов в один изЧетырех выходов.00 – 011110 – 101101

Слайд 27www.themegallery.com
Шифратор
Выполняет функцию противоположную дешифрации
Маркировка - CD

www.themegallery.comШифраторВыполняет функцию противоположную дешифрацииМаркировка - CD

Слайд 28www.themegallery.com
Пример интегральной схемы шифратора
Осуществляет
преобразование
восьми информационных
входов в трехразрядный
двоичный код
Схема внутренней

логики

www.themegallery.comПример интегральной схемы шифратораОсуществляетпреобразованиевосьми информационныхвходов в трехразрядный двоичный кодСхема внутренней логики

Слайд 29www.themegallery.com
Мультиплексор и демультиплексор
Вход подключить к одному из N -выходов
Один из

N входов подключить к выходу

www.themegallery.comМультиплексор и демультиплексорВход подключить к одному из N -выходовОдин из N входов подключить к выходу

Слайд 30www.themegallery.com
Пример интегрального исполнения мультиплексора
Схема внутренней логики

www.themegallery.comПример интегрального исполнения мультиплексораСхема внутренней логики

Слайд 31www.themegallery.com
Программируемая логическая матрица
12 входов

www.themegallery.comПрограммируемая логическая матрица12 входов

Слайд 32www.themegallery.com
Компаратор
Сравнивает две четырех битные комбинации и если они равны на

выходе
1 если не равны то на выходе 0.
1

если на входе сигналы одного уровня
www.themegallery.comКомпараторСравнивает две четырех битные комбинации и если они равны на выходе 1 если не равны то на

Слайд 33www.themegallery.com
Схемы сдвига
Вход
Выход
Вправо с=1
Влево с=0

www.themegallery.comСхемы сдвигаВходВыходВправо с=1Влево  с=0

Слайд 34www.themegallery.com
Сумматор
А
Б
В
Полусумматор
Полный сумматор

www.themegallery.comСумматорАБВПолусумматорПолный сумматор

Слайд 35www.themegallery.com
АЛУ
Данная схема может выполнять 4 функции: АВ, А+В, не В,

А+В
Задают тип
функции
Входные
Разрешение
Одноразрядная
микропроцессорная
секция

www.themegallery.comАЛУДанная схема может выполнять 4 функции: АВ, А+В, не В, А+ВЗадают типфункцииВходныеРазрешениеОдноразрядная микропроцессорнаясекция

Слайд 36www.themegallery.com
Восьмиразрядное АЛУ
На базе микропроцессорной секции

www.themegallery.comВосьмиразрядное АЛУНа базе микропроцессорной секции

Слайд 37www.themegallery.com
Триггер
Базовый элемент для организации запоминающих устройств, регистров, счетчиков.
Асинхронные
Синхронные
Двухступенчатые
Одноступенчатые
Со статическим
управлением
С динамическим


управлением

www.themegallery.comТриггерБазовый элемент для организации запоминающих устройств, регистров, счетчиков.АсинхронныеСинхронныеДвухступенчатыеОдноступенчатыеСо статическимуправлениемС динамическим управлением

Слайд 38www.themegallery.com
Триггеры RS асинхронные
RS с инверсным и прямым управлением
Логика работы
Обозначение
Логика работы
Обозначение
R

– (reset) сброс.
S – (set) установка.

www.themegallery.comТриггеры RS асинхронныеRS с инверсным и прямым управлениемЛогика работыОбозначениеЛогика работыОбозначениеR – (reset) сброс.S – (set) установка.

Слайд 39www.themegallery.com
Пример интегрального исполнения RS триггера

www.themegallery.comПример интегрального исполнения RS триггера

Слайд 40www.themegallery.com
Синхронный RS Триггер
Прямого статического управления
Схема внутренней логики
Схема внутренней логики
C –

(clock) синхронизация

www.themegallery.comСинхронный RS ТриггерПрямого статического управленияСхема внутренней логикиСхема внутренней логикиC – (clock) синхронизация

Слайд 41www.themegallery.com
Синхронный RS триггер
С инверсным, динамическим управлением по переднему фронту сигнала

С
Схема внутренней логики

www.themegallery.comСинхронный RS триггерС инверсным, динамическим управлением по переднему фронту сигнала ССхема внутренней логики

Слайд 42www.themegallery.com
Синхронный RS с динамическим управлением
Динамическое управление по заднему фронту сигнала

С
Схема внутренней логики

www.themegallery.comСинхронный RS с динамическим управлениемДинамическое управление по заднему фронту сигнала ССхема внутренней логики

Слайд 43www.themegallery.com
D триггер - одноступенчатый
Основа построения регистров
Ячейка памяти
Схема внутренней логики
Схема

внутренней логики

www.themegallery.comD триггер - одноступенчатыйОснова построения регистров Ячейка памятиСхема внутренней логикиСхема внутренней логики

Слайд 44www.themegallery.com
D триггер с входом условия
Схема внутренней логики

www.themegallery.comD триггер с входом условияСхема внутренней логики

Слайд 45www.themegallery.com
D триггер с динамическим управлением
С управлением по переднему фронту
Счетный триггер


основа построения
счетчиков.

www.themegallery.comD триггер с динамическим управлениемС управлением по переднему фронтуСчетный триггер – основа построениясчетчиков.

Слайд 46www.themegallery.com
Двухтактные RS триггеры
Счетный триггер
Мастер - master
Исполнитель - slave
MS триггер

www.themegallery.comДвухтактные RS триггерыСчетный триггерМастер - masterИсполнитель - slaveMS триггер

Слайд 47www.themegallery.com
Универсальный JK триггер
Устраняет неопределенность возникающую при одновременном снятии
сигналов с

входов R и S

www.themegallery.comУниверсальный JK триггерУстраняет неопределенность возникающую при одновременном снятиисигналов с  входов R и S

Слайд 48www.themegallery.com
JK с динамическим управлением

www.themegallery.comJK с динамическим управлением

Слайд 49www.themegallery.com
Счетчики
Устройство для счета единиц, поступающих на его вход. Основа построения

таймеров.
Счетчики
Прямого счета
Обратного счета
Реверсивные
Асинхронные
с последовательным
переносом
Синхронные
с параллельным
переносом
Комбинированные
Количество
триггеров
Коэффициент пересчета - Ксч

www.themegallery.comСчетчикиУстройство для счета единиц, поступающих на его вход. Основа построения таймеров.СчетчикиПрямого счетаОбратного счетаРеверсивныеАсинхронные с последовательнымпереносомСинхронныес параллельнымпереносомКомбинированныеКоличествотриггеровКоэффициент пересчета

Слайд 50www.themegallery.com
Счетчик асинхронный прямого счета

www.themegallery.comСчетчик асинхронный прямого счета

Слайд 51www.themegallery.com
Счетчик асинхронный обратного счета

www.themegallery.comСчетчик асинхронный обратного счета

Слайд 52www.themegallery.com
Реверсивный счетчик

www.themegallery.comРеверсивный счетчик

Слайд 53www.themegallery.com
Счетчик синхронный со сквозным переносом

www.themegallery.comСчетчик синхронный со сквозным переносом

Слайд 54www.themegallery.com
Синхронный счетчик с параллельным переносом
Осуществляется выявление возможного состояния триггера старшего
разряда

путем анализа младших разрядов.

www.themegallery.comСинхронный счетчик с параллельным переносомОсуществляется выявление возможного состояния триггера старшегоразряда путем анализа младших разрядов.

Слайд 55www.themegallery.com
Счетчики
Два счетчика:
с коэффициентом 2
с коэффициентом 8

www.themegallery.comСчетчики Два счетчика: с коэффициентом 2 с коэффициентом 8

Слайд 56www.themegallery.com
Схемы с разным числом пересчета

www.themegallery.comСхемы с разным числом пересчета

Слайд 57www.themegallery.com
Интегральные схемы счетчиков

www.themegallery.comИнтегральные схемы счетчиков

Слайд 58www.themegallery.com
Регистры
Предназначен для приема, хранения и передачи информации.
Последовательные
Параллельные
Последовательно-
параллельные

www.themegallery.comРегистрыПредназначен для приема, хранения и передачи информации.ПоследовательныеПараллельныеПоследовательно-параллельные

Слайд 59www.themegallery.com
Параллельный регистр на основе RS триггера
выходы
Входы
Q4
Управление

www.themegallery.comПараллельный регистр на основе RS триггеравыходыВходыQ4Управление

Слайд 60www.themegallery.com
Последовательный регистр на основе синхронного D триггера

www.themegallery.comПоследовательный регистр на основе синхронного D триггера

Слайд 61www.themegallery.com
Регистр в интегральном исполнении
1. Параллельная запись.
2. Последовательная запись и
сдвиг

из младших разрядов
в старшие.
3. Последовательная запись и
сдвиг из старших

разрядов
в младшие.
4. Совмещение режимов.

Режим V2

Последовательная запись С1

Параллельная запись С2

к155

www.themegallery.comРегистр в интегральном исполнении1. Параллельная запись.2. Последовательная запись и сдвиг из младших разрядов в старшие.3. Последовательная запись

Слайд 62Click to edit subtitle style
Thank You !

Click to edit subtitle styleThank You !

Обратная связь

Если не удалось найти и скачать доклад-презентацию, Вы можете заказать его на нашем сайте. Мы постараемся найти нужный Вам материал и отправим по электронной почте. Не стесняйтесь обращаться к нам, если у вас возникли вопросы или пожелания:

Email: Нажмите что бы посмотреть 

Что такое TheSlide.ru?

Это сайт презентации, докладов, проектов в PowerPoint. Здесь удобно  хранить и делиться своими презентациями с другими пользователями.


Для правообладателей

Яндекс.Метрика