Раздел 4
Технология оценки производительности параллельных вычислительных систем
Презентация на тему Презентация на тему Раздел 4 Технология оценки производительности параллельных вычислительных систем из раздела Разное. Доклад-презентацию можно скачать по ссылке внизу страницы. Эта презентация для класса содержит 9 слайдов. Для просмотра воспользуйтесь удобным проигрывателем, если материал оказался полезным для Вас - поделитесь им с друзьями с помощью социальных кнопок и добавьте наш сайт презентаций TheSlide.ru в закладки!
Раздел 4
Технология оценки производительности параллельных вычислительных систем
Краткое описание технологии
Нас интересует влияние различных свойств програм-мы, выполняемой на параллельной ВС, на скорость вычислений.
Следует составить перечень свойств, существенно влияющих на производительность.
Варьируя каждое из выявленных свойств, хочется получить количественную оценку зависимости уско-рения (приращения скорости) от варьируемого свойства.
Измерение времени
Оно потребуется при любом тесте производитель-ности.
В наших экспериментах важно не абсолютное, а относительное измерение, которое покажет, насколько улучшилась (или ухудшилась) производи-тельность.
Наиболее удобный способ измерения времени – использование Time Stamp Counter (TSC) – счетчика меток времени, который имеется в любом совре-менном процессоре с архитектурой x86, как от Intel, так и от AMD.
Основные свойства TSC
Основа TSC – счетчик с разрядностью 64 бит.
Начинает работу сразу после окончания процеду-ры самотестирования (по включению питания или после сигнала Reset).
Считает частоту тактирования ядра, обеспечивая разрешающую способность в один такт.
В некоторых (старых) моделях процессоров вход-ная частота TSC изменяется вместе с частотой про-цессора при работе энергосберегающих средств.
В новых процессорах частота счета равна макси-мальной частоте тактирования процессора.
Основы использования TSC
Процессорная команда RDTSC выполняет копирова-ние младших 32 битов содержимого TSC в регистр процессора EAX, и старших 32 битов в регистр EDX.
Для этого действия придется использовать средства встроенного (inline) ассемблера.
Использование TSC и встроенного ассемблера под-робно обсуждается здесь:
http://www.slideshare.net/mkurnosov/kurnosov-rdtsc
Если не удалось найти и скачать доклад-презентацию, Вы можете заказать его на нашем сайте. Мы постараемся найти нужный Вам материал и отправим по электронной почте. Не стесняйтесь обращаться к нам, если у вас возникли вопросы или пожелания:
Email: Нажмите что бы посмотреть